设计基于FPGA的串行通用异步收发器

    UART   (Unive     rs   al Asynchronous Receiver Trans     mi   t     te   r通用异步     收发器   )是一种应用广泛的短距离串行传输     接口   。常常用于短距离、低速、低成本的通讯中。8250、8251、NS16450等芯片都是常见的UART器件。基本的UART通信只需要两条     信号线   (RXD、TXD)就可以完成数据的相互通信,接收与发送是全双工形式。TXD是UART发送端,为输出;RXD是UART接收端,为输入。

UART的基本特点是:(1)在信号线上共有两种状态,可分别用逻辑1(高电平)和逻辑0(低电平)来区分。在发送器空闲时,数据线应该保持在逻辑高电平状态。(2)起始位(Start Bit):发送器是通过发送起始位而开始一个     字符   传送,起始位使数据线处于逻辑0状态,提示接受器数据传输即将开始。

 设计基于FPGA的串行通用异步收发器_设计制作_EMC/EMI设计

(3)数据位(Data Bits):起始位之后就是传送数据位。数据位一般为8位一个字节的数据(也有6位、7位的情况),低位(LSB)在前,高位(MSB)在后。(4)校验位(parity Bit):可以认为是一个特殊的数据位。校验位一般用来判断接收的数据位有无错误,一般是奇偶校验。在使用中,该位常常取消。

(5)停止位:停止位在最后,用以标志一个字符传送的结束,它对应于逻辑1状态。(6)位时间:即每个位的时间宽度。起始位、数据位、校验位的位宽度是一致的,停止位有0.5位、1位、1.5位格式,一般为1位。(7)帧:从起始位开始到停止位结束的时间间隔称之为一帧。

(8)波特率:UART的传送速率,用于说明数据传送的快慢。在串行通信中,数据是按位进行传送的,因此传送速率用每秒钟传送数据位的数目来表示,称之为波特率。如波特率9600=9600bps(位/秒)。

    FPGA   UART系统组成 :如下图所示,FPGA UART由三个子模块组成:波特率发生器;接收模块;发送模块;

 设计基于FPGA的串行通用异步收发器_设计制作_EMC/EMI设计

模块设计:系统由四部部分组成:顶层模块;波特率发生器;UART接收器; UART发送器.

异步收发器的顶层模块由波特率发生器、UART接收器和UART发送器构成。UART发送器的用途是将准备输出的并行数据按照基本UART帧格式转为TXD信号串行输出。UART接收器接收RXD串行信号,并将其转化为并行数据。

波特率发生器就是专门产生一个远远高于波特率的本地     时钟   信号对输入RXD不断采样,使接收器与发送器保持同步。波特率发生器实际上就是一个分频器。可以根据给定的系统时钟频率(     晶振   时钟)和要求的波特率算出波特率分频因子,算出的波特率分频因子作为分频器的分频数。波特率分频因子可以根据不同的应用需要更改。

由于串行数据帧和接收时钟是异步的,由逻辑1转为逻辑0可以被视为一个数据帧的起始位。然而,为了避免     毛刺   影响,能够得到正确的起始位信号,必须要求接收到的起始位在波特率时钟采样的过程中至少有一半都是属于逻辑0才可认定接收到的是起始位。由于内部采样时钟bclk周期(由波特率发生器产生)是发送或接收波特率时钟频率的16倍,所以起始位需要至少8个连续bclk周期的逻辑0被接收到,才认为起始位接收到,接着数据位和奇偶校验位将每隔16个bclk周期被采样一次(即每一个波特率时钟被采样一次)。如果起始位的确是16个bclk周期长,那么接下来的数据将在每个位的中点处被采样。

14
5
0
69

相关资讯

  1. 1、用户企业、共享工厂……“新赛道”你跟上了吗?4907
  2. 2、中国芯替代升级,迎来人才攻坚战746
  3. 3、制造企业的数据分析之路!635
  4. 4、云计算风行盘点云服务四大核心技术2841
  5. 5、充电桩百亿市场即将爆发磁件/电源企业持续加码争红利707
  6. 6、电压输出、电流感测放大器INA250的作用及性能特性2951
  7. 7、鞠传江:中国机器人产业做大做强之路有多远?182
  8. 8、国产锂电竞争优势明显,一体化设备成趋势2539
  9. 9、中国连续五年成为全球最大工业机器人市场3013
  10. 10、自动控制系统是智能制造的“鸡蛋”还是“石头”?359
全部评论(0)
我也有话说
0
收藏
点赞
顶部