(1)能用低速芯片就不用高速的,高速芯片用在关键地方。
(2)可用串一个 电阻 的办法,降低控制 电路 上下沿跳变速率。
(3)尽量为 继电器 等提供某种形式的阻尼。
(4)使用满足系统要求的最低频率 时钟 。
(5)时钟产生器尽量近到用该时钟的器件。石英 晶体 振荡器 外壳要接地。
(6)用地线将时钟区圈起来,时钟线尽量短。
(7) I/O 驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(8)MCD无用端要接高,或接地,或定义成输出端, 集成电路 上该接电源地的端都要接,不要悬空。
(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(10)印制板尽量,使用45折线而不用90折线 布线 以减小高频信号对外的发射与 耦合 。
(11)印制板按频率和 电流 开关 特性分区,噪声元件与非噪声元件要距离再远一些。
(12)单面板和 双面板 用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用 多层板 以减小电源,地的容生 电感 。
(13)时钟、总线、片选信号要远离I/O线和接插件。
(14)模拟电压输入线、参考电压端要尽量远离数字电路 信号线 ,特别是时钟。
(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。
(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O 电缆 。
(17)元件引脚尽量短,去耦 电容 引脚尽量短。
(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
(19)对噪声敏感的线不要与大电流,高速开关线平行。
(20)石英晶体下面以及对噪声敏感的器件下面不要走线。
(21)弱信号电路,低频电路周围不要形成电流环路。
(22)信号都不要形成环路,如不可避免,让环路区尽量小。
(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24)用大容量的 钽电容 或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。