如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、旋塞阀和球阀的区别1629
  2. 2、两院院士热议5G:将带动15.2万亿的数字经济4835
  3. 3、ADC12QS065里用LVDS格式解决输出信号传输问题2115
  4. 4、无线传感器WGM,在物联网中的作用3597
  5. 5、全球半导体之争转向制造端欧、日、美均有新打算1420
  6. 6、推动智慧城市未来发展的顶级传感器技术2311
  7. 7、建设制造强国必须重视智能化发展3839
  8. 8、没有算法功力,是不可能成为高手的1696
  9. 9、Forrester报告:2020年云计算领域或将发生5大变化3549
  10. 10、全国首款固态硬盘控制芯片读写速度能达到500MB/s发布了360
全部评论(0)
我也有话说
0
收藏
点赞
顶部