如何在设计阶段考虑降低XILINX的功耗

如何在设计阶段考虑降低XILINX的功耗
最近Xilinx发布了不少关于使用serdes,ISERDES/OSERDES等基元设计一些很具创意性的接口。
如XAPP1071 - Connec  TI ng Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Parallel LVDS Interfaces。
XAPP486 - 7:1 Serializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps
XAPP485 - 1:7 Deserializa  TI on in Spartan-3E/3A FPGAs at Speeds Up to 666 Mbps

这些设计有一个好处:节省接口I/O的使用数量。
根据此我想到了我们在设计前期时都是要进行功耗评估的工作,我们如果经常使用Xilinx Xpower Analyzer进行这方面的工作就会发现在FPGA内部
功耗耗用情况。

进入Xilinx Xpower Analyzer界面,打开一个工程后,选中和阅读Summary那栏时,软件会列出诸如
Clock、Logic、Signals、IO、BRAMs、DCMs、DSPs等资源功耗分类信息。
按照我平时的工作经验,功耗最大的一般是IO(有时得到的估计值多达1W以上),它是第高层次的功耗。第二个层次是BRAM、DCM、DSP48(在该层次中,按由大到小排列)。
现在无线通信系统中IO的数据速率越来越高,信息与外界接口电路吞吐率也变的比较大。
因此考虑使用ISERDES/OSERDES等基元进行设计,在一些功耗要求比较苛刻的应用场景,这种应用很有前景。

如何在设计阶段考虑降低XILINX的功耗_设计制作_MEMS/传感技术
93
44
0
84

相关资讯

  1. 1、阿汤哥爱女小苏芮街拍居然挖鼻屎,12岁极品萝莉就有大长腿3386
  2. 2、《创业时代》郭鑫年的这一招,是罗维亲自教的3452
  3. 3、我们提前看了这部被称为女版《007》的动作喜剧片389
  4. 4、官宣!《复仇者联盟4》中“古一法师”回归!有谁想到会是她?4228
  5. 5、他是周星驰的大师兄,因意见不合与其闹翻,72岁成“烂片之王”4128
  6. 6、纪录电影《武汉日夜》:生死较量,大爱无疆2642
  7. 7、同样是仙女,躲过凤九,避开锦觅,绕过花千骨,最后却败给了她!3814
  8. 8、《战雷神》热播孙鹏滨演绎亦正亦邪国民党军官2563
  9. 9、《乡村爱情13》即将大结局,四个大坑填平俩,3个谜团留到第14部2878
  10. 10、蓝洁瑛去世多天无人知娱乐圈中有多少友人悼念她4845
全部评论(0)
我也有话说
0
收藏
点赞
顶部