FPGA设计:PLL配置后的复位设计

很多     FPGA   设计中都会涉及到多个     时钟   ,使用器件内部的PLL或者DLL会使得多个时钟的管理变得更加容易。但是当多个时钟都是用PLL/DLL产生时,他们的系统复位信号如何设计才更加稳定呢?

在上一章《FPGA——复位设计》的内容里提出了异步复位、同步释放的方法,那么在系统复位后、PLL时钟输出前,即系统的工作时钟不确定的情况下,应该怎么考虑这个复位问题呢?

下面就解释一下所用的方法。

如下图,就是所用的RTL     电路   图。先用FPGA的外部输入时钟clk将FPGA的输入复位信号     rs   t_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。PLL的输出locked信号在PLL有效输出前一直时低电平,PLL输出稳定有效之后才会拉高该信号,所以这里就把前面提到的FPGA外部输入复位信号rst_n和这个locked信号相与作为整个系统的复位信号,当然了,这个复位信号也需要让合适的PLL输出时钟异步复位、同步释放处理一下。也就是说,为了达到可靠稳定的复位信号,该设计中对复位信号进行了两次处理,分别是在PLL输出前和PLL输出后。

 FPGA设计:PLL配置后的复位设计_设计制作_电源/新能源

 FPGA设计:PLL配置后的复位设计_设计制作_电源/新能源

74
143
0
63

相关资讯

  1. 1、婆婆强制管束陈松伶,陈松伶压抑太久离家出走,张铎无奈扶额1300
  2. 2、终于等来了一部生猛好莱坞新片,R级!1756
  3. 3、哥斯拉和金刚是CP,小丑竟是我自己285
  4. 4、说诺澜是《爱情公寓》腿最细的,当她穿上耐克背心装,我终于信了2952
  5. 5、20万美国网友联名抵制,这部剧真的是罪大恶极?976
  6. 6、包贝尔做客《鲁豫有约》最大心愿是想吻赵薇1242
  7. 7、走出至暗时刻,张昭与乐创文娱携28大系列电影品牌归来4817
  8. 8、《不是钱的事》曝两版片花赵家班“逆天”亮相3060
  9. 9、《人潮汹涌》密钥延期至4月14日,十亿票房或许不是梦?2779
  10. 10、《骇战》掀华语影坛第四战陈柏霖首次变身骇客1995
全部评论(0)
我也有话说
0
收藏
点赞
顶部