3月11日,英特尔和RISC-V的支持者宣布结成竞争联盟,围绕未来的处理器培育相互竞争的生态系统。英特尔启动了计算高速连接(CXL)项目,这是一种开放的芯片间互连,预计将从2021年开始在其处理器上使用,用以连接加速器和内存。其他成员包括阿里巴巴、思科、戴尔EMC、Facebook、谷歌、HPE、华为和微软。
Intel宣布与阿里巴巴、戴尔EMC、脸谱、谷歌、HPE、华为、微软联合共同成立一个联盟,来开发这个协议,用于消除CPU与加速器等计算密集型工作负载的瓶颈。而此次Intel扮演的角色与其在USB和PCIe开发中的角色一样, 与联盟成员共享技术成果,并共同持续开发。
Intel在昨天联合众厂商一起推出了针对数据中心,高性能计算,AI等领域的全新的互联协议Compute EXpress Link(CXL),并正式发布了CXL 1.0规范。这个协议拥有更高的带宽,能够让CPU与GPU,FPGA或其他加速器之间实现高效,高速的互联,能够带来更低的带宽和更好的内存一致性。而该技术是建立在完善的PCIe 5.0的物理和电气实现上的,不用通过专门设计的接口,简化了服务器硬件的设计难度,降低了整体系统的成本。
另外,少数RISC-V支持者发起了CHIPS联盟,这是Linux基金会的一个项目,旨在为指令集体系结构开发一套广泛的开源IP块和工具。最初的成员包括Esperanto, 谷歌, SiFive, and Western Digital. CHIPS代表接口、处理器和系统的通用硬件。
CHIPS的目标是为各种嵌入式核心以及能够运行Linux的多核soc创建开放源码代码块,并最终构建和测试这些代码块的开放源码设计流程。
相比之下,由英特尔领导的CXL与ARM、AMD、IBM和Xilinx于2016年推出的类似的CCIX集团展开正面竞争。这两个组都将使用PCI Express作为互连的基础,以增加缓存一致性。
英特尔声称,它多年来一直致力于CXL的开发,最近与合作伙伴达成了开放CXL的协议。这一实现声称比CCIX在目标设备上支持更低的延迟和更少的处理开销,但是CXL组没有提供具体的数字。
CXL将首先使用32-GT/s PCIe Gen 5,支持PCIe I/O、cache- coherence处理器链接和加载/存储内存语义。Xilinx已经发布了使用CCIX的首批芯片之一,最初是基于今天的PCIe Gen 4。
“CCIX领先几年,有硅材料和系统正在用它建造,”负责CCIX的Xilinx副总裁高拉夫·辛格(Gaurav Singh)说。“我估计英特尔的这一举措将吸引一群一直持观望态度的客户和开发人员转而使用CCIX系统。”
与早前向USB推广组织贡献雷电3接口协议不同的是,这次Intel选择自己成立联盟并与联盟成员共同开发。同时值得注意的是,这次宣布CXL的时间点恰巧在NVIDIA宣布正式收购以色列Mallanox公司之后。而Mallanox公司的业务就是为数据中心提供如infiniband这样的高速传输协议。
此次Intel并没有公布更详细的技术细节。而Intel声称将在今年上半年为联盟成员提供第一代规范。此次CXL联盟成员为服务器硬件制造商商,主流的云计算提供商,网络设备制造商,都为行业内的顶尖企业。而这次Intel为联盟成员开放CXL协议巩固自己在数据中心领域的地位。