PCB分层堆叠在控制EMI辐射中的作用和设计技巧

解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。

电源汇流排

在IC的电源引脚附近合理地安置适当容量的     电容   ,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由于电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题?

就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频     电容器   ,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。

 PCB分层堆叠在控制EMI辐射中的作用和设计技巧_设计制作_制造/封装

当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。

为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。显然,层间距越小电容越大。

上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在100到300ps范围的器件将占有很高的比例。对于100到300ps上升时间的电路,3mil层间距对大多数应用将不再适用。那时,有必要采用层间距小于1mil的分层技术,并用介电常数很高的材料代替FR4介电材料。现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。

尽管未来可能会采用新材料和新方法,但对于今天常见的1到3ns上升时间电路、3到6mil层间距和FR4介电材料,通常足够处理高端谐波并使瞬态信号足够低,就是说,共模EMI可以降得很低。本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。

电磁屏蔽

从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨着电源层或接地层。对于电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层"策略。

PCB堆叠

什么样的堆叠策略有助于屏蔽和抑制EMI?以下分层堆叠方案假定电源     电流   在单一层上流动,单电压或多电压分布在同一层的不同部份。多电源层的情形稍后讨论。

4层板

4层板设计存在若干潜在问题。首先,传统的厚度为62mil的四层板,即使信号层在外层,电源和接地层在内层,电源层与接地层的间距仍然过大。

如果成本要求是第一位的,可以考虑以下两种传统4层板的替代方案。这两个方案都能改善EMI抑制的性能,但只适用于板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。

第一种为首选方案,PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也低。从EMI控制的角度看,这是现有的最佳4层PCB结构。第二种方案的外层走电源和地,中间两层走信号。该方案相对传统4层板来说,改进要小一些,层间阻抗和传统的4层板一样欠佳。

如果要控制走线阻抗,上述堆叠方案都要非常小心地将走线布置在电源和接地铺铜岛的下边。另外,电源或地层上的铺铜岛之间应尽可能地互连在一起,以确保DC和低频的连接性。

9
197
0
20

相关资讯

  1. 1、华为FreeBuds3更新固件:新增支持骨声纹识别特性625
  2. 2、行到水穷处坐看云起时带上你的“Ta”去追寻闪光人生1959
  3. 3、TOGAF认证可以不参加培训直接考取吗?TOGAF认证的意义有哪些?4852
  4. 4、2020年人工智能的十大事件2288
  5. 5、华为计划推麒麟A1芯片新耳机和智能眼镜或年底亮相4822
  6. 6、考CISP认证对工作经验和学历的要求分别是什么?585
  7. 7、企业为什么要做微信小程序开发?微信小程序开发未来的发展前景怎么样?2386
  8. 8、51岁黎明近照,脸上老年斑美颜都遮不住,身材走样成了这般!3064
  9. 9、中国自主品牌工业机器人占有率去年创新高4385
  10. 10、甄嬛传:谁注意到?皇上送给甄嬛的鹦鹉为何是哑的,真相令人恐惧2192
全部评论(0)
我也有话说
0
收藏
点赞
顶部