如何抑制多电容并联反谐振峰

在进行电源E     MI       滤波器       计时   ,我们常常需要使用多个     电容   并联去满足总的电容容值,从而达到滤波器插损要求。然而在实际应用中,当用不同容值的电容去并联时,电源传导     测试   时有时会出现谐振峰,这是由于什么原因导致的呢?

一|谐振峰产生机理

我们在软件中搭建了测试电容     阻抗   模型,模型如下图所示。

 如何抑制多电容并联反谐振峰_设计制作_MEMS/传感技术

    电路   中我们采用1uf电容和10nf电容的高频模型进行并联,仿真了两者的并联阻抗特性,仿真结果如下图所示。从图中可以看到,在15.9MHz处出现了反并联谐振峰,这是由于当频率处于两个电容的谐振频率之间时,一个电容呈感性,一个电容呈容性,当两者发生并联谐振时,两个电容并联对外表现的阻抗就比较高。此时,如果电源的噪声频点刚好落在反并联谐振频率附近,可能会导致电源传导测试超标。

 如何抑制多电容并联反谐振峰_设计制作_MEMS/传感技术

二|谐振峰抑制措施

为减小反并联谐振峰值,我们可以采取以下措施:

(1)减小并联电容之间谐振频率的差值。如将C2容值由10nf变为100nf,或者将C1的谐振     电感   由5nH降为1nH,此时C1、C2两个电容的谐振频率相靠近。仿真结果如下图所示。

 如何抑制多电容并联反谐振峰_设计制作_MEMS/传感技术

(2)增大电容的寄身     电阻   ESR,减小并联谐振的品质因数,如将C1电容的ESR由10m欧变为100m欧,仿真结果如下图所示。

 如何抑制多电容并联反谐振峰_设计制作_MEMS/传感技术

三|结语

从上面的分析可以看出,当多个不同容值的电容进行并联时,会出现反并联谐振峰,虽然可以采取一些措施降低谐振峰值,但会恶化其他性能指标。当需要采用多个电容并联来满足容值要求时,最好采用同类型的电容进行并联。

原文标题:第七期|如何抑制多电容并联反谐振峰?

文章出处:微信号:yqylw2018   ,微信公众号:   电磁兼容与安规】欢迎添加关注!文章转载请注明出处

24
186
0
75

相关资讯

  1. 1、如何在设计阶段考虑降低XILINX的功耗192
  2. 2、网络安全保障湖南先进制造业高地建设2318
  3. 3、市场规模超700亿元工业互联网如何更进一步?2158
  4. 4、AI产业规模或达千亿,计算机视觉市场迅速崛起800
  5. 5、5G独立组网的智慧工厂,正给制造业带来新的驱动1261
  6. 6、基于LED电源的几个EMC/EMI控制技术解析3556
  7. 7、监控系统中的常用线缆是怎样的2819
  8. 8、AndroidOpenGLES开发:投影和相机视图创建和应用1712
  9. 9、常用CMOS模拟开关功能及引脚介绍4255
  10. 10、机器视觉|宏观的驱动力与制约因素4723
全部评论(0)
我也有话说
0
收藏
点赞
顶部