今天发布一个Vivado 下固化 FLASH的压缩和提高加载速度的技巧和方法。这个方法对于需要快速加载程序的场合特别有用比如PCIE 需要满足200MS的加载时间才能实现上电后系统能够识别到开发板。
对于XILINX FPGA 如何缩小 bit文件或者MCS或者bin文件大大小,以及如何配置QS PI FLASH的加载速度,对于很多初学者来说还不知道,有必要推广下。
1、纯FPGA
#bit compress spix4 speed up
#当 CFGBVS 连接至 Bank 0 的 VCCO 时,Bank 0 的 VCCO 必须为 2.5V 或 3.3V
set_property CFGBVS VCCO [current_design]
#设置CONFIG_VOLTAGE 也要配置为3.3V
set_property CONFIG_VOLTAGE 3.3 [current_design]
#设置bit是否压缩
set_property BITSTREAM.GENERAL.COMPRESS true [current_design]
#设置QSPI的加载 时钟
set_property BITSTREAM.CONFIG.CONFIGRA TE 50 [current_design]
#设置QSPI的位宽
set_property BITSTREAM.CONFIG.SPI_BUSW IDT H 4 [current_design]
#设置QPSI的数据加载时钟边沿
set_property BITSTREAM.CONFIG.SPI_FALL_EDGE Yes [current_design]
2、ZYNQ
zynq芯片加载速度比较慢,那么压缩bit后可以显著提高加载速度
#bit compress
set_property BITSTREAM.GENERAL.COMPRESS TRUE [current_design]
set_property CFGBVS VCCO [current_design]
set_property CONFIG_VOLTAGE 3.3 [current_design]
对于ZYNQ芯片至少得有fsbl和bit一起产生boot.bin才可以正常启动,这个和纯FPGA不一样。
相信这个技巧对于初学者来说一定很有用。