基于S3C4510B微处理器和uClinux实现存储系统的设计

1. 引言

对于嵌入式系统的开发人员来说,深刻地理解其     存储   系统的寻址原理和有效的管理存储系统对正确高效地设计嵌入式系统的硬件和底层软件编程具有重要的意义。目前嵌入式系统中最常用的     存储器   包括有EEP     ROM   、FLASH、Normal     DRAM   和Sync.D     RAM   等。本文所采用的存储器包括有SDRAM和FLASH。S3C4510B(以下简称4510)微处理器是构建在     ARM   核ARM7TD     MI   之上的,ARM7TDMI的地址总线为32位的,4510的内部系统总线却是26bit:SA[25:0],它的外部地址总线却是22bit:ADDR[21:0],它们之间是如何译码的,而仅用14根外部地址总线为什么能够访问多达16MB的内存地址空间,本文就试图回答这些问题。最后还介绍了基于S3C4510B的存储系统在硬件级别上的设计即     接口   设计和uC     linux   中对存储系统编程的实现。

2.基于S3C4510B的存储系统原理

2.1.32位地址总线与26位内部系统总线的关系

ARM7TDMI把存储器看作是从零向上增长的许多字节的线性集合,0字节到3字节为第一个字,4字节到7字节为第二个字如此等等,它的地址总线是32位的,而4510的内部系统总线却是26bit的,也就是说它能够寻址的最大空间是226by     te   ,即64MB的地址空间0x0000000~0x3FFFFFF。很显然构建在ARM7TDMI上的     RISC   微控制器4510的内部地址总线仅用到了ARM7TDMI的32位地址总线的低26位,并且是一一对应的相连。

2.2.4510寻址原理

 基于S3C4510B微处理器和uClinux实现存储系统的设计_设计制作_测量仪表

4510采用了统一编址的方式,将系统的片内、片外存储器、特殊功能     寄存器   和外部的     I/O   设备都映射到了64MB的地址空间,同时为便于管理,又将地址空间分为若干个存储器组(Bank),包括6个ROM Bank、4个DRAM Bank、内部SRAM和特殊寄存器组等,每一个存储器组都对应一个控制寄存器,可以通过配置其中的基指针(Base Pointer)和尾指针(End Pointer)来设定每个存储器组的大小和位置。上图是DRAM#(#取0~3)组的控制寄存器。[19:10]是DRAM组基指针,该设定值左移16位即为DRAM#组的起始物理地址。因此我们可以推出每个存储器组的位置是通过4510的26位系统地址总线中高10位SA[25:16]来设定和区分的。[29:20]是DRAM组尾指针,该设定值左移16位-1即为DRAM#组的结束物理地址。因此我们还可以推出只要设定了任意一组控制寄存器中的基指针和尾指针,也就确定了该组存储器在4510可寻址空间64MB中的位置和该组存储器的大小,另一方面还可以得出如下结论:对于任一要寻址的系统地址,可以通过该地址的高10位来判断它属于哪一个存储器组,而该地址的低16位就是它在所判断存储器组中的偏移地址。事实上4510正是通过这种机制来寻址的。4510把请求地址的高10位与所有的存储器组的基指针相减来实现组选择和计算偏移地址。当选定了组和计算出偏移地址,4510就会产生相应的组选择信号并且通过物理地址总线用偏移地址去寻址外部存储器,从而完成了寻址的全过程。

2.3.26位内部系统地址总线与22根外部地址总线的关系

4510通过设定寄存器EXTDBWIHD的值可以支持同外部存储器的8、16、32位接口,而SA[25:0]到ADDR[21:0]的地址译码就是依赖于这个不同接口的数据宽度。当4510发出字访问信号时,存储系统忽略低2位SA[1:0],即SA[2]与ADDR[0]相连,依次类推,直到SA[23]与ADDR[21]相连,同理当发出半字访问信号时,存储系统忽略低位SA[0],即SA[1]与ADDR[0]相连,依次类推,这样做的目的就是在原理图设     计时   4510的地址总线可以方便地与存储器的地址总线一一对应连接即可。

2.4.SDRAM的寻址问题

 基于S3C4510B微处理器和uClinux实现存储系统的设计_设计制作_测量仪表

以SDRAM芯片HY57V1620HG为例说明。该芯片的内部存储组织是4Banks*1M*16Bit,即共有4个Banks,每Bank中有1M个半字(16Bit)。因为该芯片引脚中有行地址     锁   存引脚#RAS和列地址锁存引脚#CAS,所以我们可以把每Bank看作如下图所示的一张存储单元阵列表格。其中每一个表格代表16Bit的数据存储单元。在实际工作中,首先Bank地址与相应的行地址是同时发出的,然后再同时发送列地址寻址命令与具体的操作命令(是读还是写),这时我们就先后选中了Bank、行地址和列地址,因此也就唯一确定了该存储单元阵列表格中的一个存储单元。至此我们就能明白了仅用它的12根地址线却能够访问8MB地址空间的问题。

3.存储系统接口     电路   具体设计

 基于S3C4510B微处理器和uClinux实现存储系统的设计_设计制作_测量仪表

从2.2节的分析可以知道所谓的片选信号对4510来说就是存储器组选择信号。4510把nRCS《5:0》用作FLASH的片选信号,把nSDCS[3:0]用作SDRAM的片选信号。从参考文献3看到HY57V1620的LDQM和UDQM两引脚是起到Data Input/Output Mask的作用。存储系统是如何利用这两个引脚的呢?当4510执行内存中半字数据读取指令LDRH、字节数据读取指令LDRB等指令时,这两个引脚就发挥作用了。例如当执行LDRB时,4510就会发出控制信号使得SDRAM1的UDQM、SDRAM2的LDQM和UDQM有效,就是它们把32位数据中的高24位屏蔽掉,从而进行字节读取。LDQM是Low (byte)DQ Mask的缩写。UDQM则是Upper (byte) DQ Mask的缩写。DQ指SDRAM的输入/输出数据。

上图是存储系统电路原理图。两片HY57V1620的并联设计是为了充分发挥32位MPU的性能

4.存储系统在嵌入式操作系统uClinux中的实现与配置

所谓的存储系统在uClinux中的实现与配置实质上就是对4510的各个存储器组的控制寄存器进行设置。此处运用的是uClinux-S     ams   ung-20020318.tar.gz版本。所谓配置存储系统所有的4510相关特殊寄存器的宏定义在Linux-2.4.x/Include/Asm-armnommu/Arch-samsung/Hardware.h中。部分代码如下:

…。.

#define DSR0(2《《0)/*ROM Bank0数据宽度为半字*/

…。.

#define DSD0(3《《12)/*RAM Bank0数据宽度为字*/

…。.

#define ROM_BASE0_R((0x00000000》》16)《《10)/*ROM Bank0的基指针是0x000*/

…。.

#define SDRAM_BASE0_R((0x01000000》》16)《《10)?/*RAM Bank0基指针是0x0100*/

真正进行存储系统映射的代码在Linux-

2.4.x/Arch/Armnommu/Boot/Compressed/head.S部分代码如下:

……。

#     if   def CONFIG_ARCH_SAMSUNG

ldr r0,=SYSCFG/*设定系统寄存器的值*/

ldr r1,=     rS   YSCFG

str r1,[r0]

adr r0,SDRAM_SYSINIT_RESET/*设定初始化存储映射*/

ldmia r0,{r1-r12}

ldr r0,=SYS_INIT_BASE/*该宏定义位于上面提到的Hardware.h中,是外部存储寄存器组中第一个寄存器的地址*/

stmia r0,{r1-r12}

……

5.结束语

本文阐述了本人在嵌入式系统设计过程中遇到的关于存储系统方面问题,希望因同样问题感到迷惑的开发人员能从本文中获得启发和帮助,从而能够从更深的层次上理解和设计整个系统的硬件和软件。

责任编辑:gt

17
194
0
23

相关资讯

  1. 1、谷歌与养老机构洽谈合作,开发利用传感器帮助老年人的新产品3277
  2. 2、​上海三思打造2公里可视新疆日报社弧形LED屏2976
  3. 3、天津与浪潮集团战略合作,启动建设健康医疗大数据超级平台1318
  4. 4、中国科学家首提单像素单光子成像方法,实现全球最远距离雷达4100
  5. 5、御数坊宣布获得新一轮融资,帮助各行业企业客户夯实数据基础1555
  6. 6、我们应该相信人工智能吗?1315
  7. 7、广东省出台推动工业投资可持续发展行动计划,三年内工业投资拟年均增6%2346
  8. 8、液位传感器研发打破国外技术封锁982
  9. 9、​墨奇科技正式发布新一代“指纹-身份识别”AI系统2769
  10. 10、TP-Link发布DecoW2400,覆盖面积高达3000平方英尺336
全部评论(0)
我也有话说
0
收藏
点赞
顶部