片上网络技术的发展给FPGA带来了什么优势

在摩尔定律的推动下,     集成电路   工艺取得了高速发展,单位面积上的     晶体管   数量不断增加。片上系统具有集成度高、功耗低、成本低等优势,已经成为大规模集成     电路   系统设计的主流方向,解决了通信、图像、计算、消费电子等领域的众多挑战性的难题。 随着片上系统SoC的应用需求越来越丰富,SoC需要集成越来越多的不同应用的IP。另外,片上多核系统M     PSoC   也已经成为必然的发展趋势。

随着SoC的高度集成以及     MPS   oC的高速发展,对片上通信提出了更高的要求。片上网络技术(Network-on-Chip,NoC)在这个时候也得到了极大的应用,它本质上就是提供一种解决芯片内不同IP或者不同核心之间数据传输的片上通信方案。

片上网络技术从发明至今已有20多年的历史,在SoC中已经有了广泛的应用。针对片上网络高带宽、低延迟的特性,主流     FPGA   公司也开始考虑将NoC用于高端FPGA中来解决数据传输的高带宽需求。Achronix的新一代7nm工艺的Speeds     te   r 7t便是最早集成了NoC的高端FPGA之一。

传统的SoC片上通信结构一般采用共享总线的方式。在共享总线结构中,所有的处理器和IP模块共享一条或多条总线。当有多个处理器同时访问一条总线时候需要有仲裁机制来决定总线的所有权。共享总线片上通信系统结构一般比较简单,且硬件代价也小。但是带宽有限,而且带宽也没法随着IP的增多而进行扩展。1996年,     ARM   公司提出的AMBA总线广泛应用于嵌入式微处理器的片上总线,现在已经成为事实上的工业标准。

 片上网络技术的发展给FPGA带来了什么优势_设计制作_RF/无线

对于传统的共享总线,当多个处理器同时去访问不同的IP的时候,因为需要仲裁机制去决定总线的所有权,所以传统的总线方式在这种情况下就会造成一定的瓶颈,最大的问题就是访问的延时。

Crossbar保证了多路通信同时进行的实时性,只要不是访问同一个目标设备,就不需要用到仲裁,大大减少了因为仲裁带来的瓶颈问题。但是随着设备数的增加,Crossbar的规模会以几何级数增长。所以通常我们通过桥接设备去级联多个Crossbar来支持设备的扩展。但是桥接设备可能会成为系统的瓶颈,增加传输的延迟。

实际应用中,我们通常也会采用Crossbar和共享总线相结合的方式,用     桥接器   将Crossbar网络和共享总线网络连接起来。

 片上网络技术的发展给FPGA带来了什么优势_设计制作_RF/无线

FPGA在日益增长的数据加速需求上正在发挥越来越重要的作用。为了满足云计算和边缘计算中各种高性能应用的需求,FPGA作为一种可编程可定制化的高性能的器件逐步成为一条部署高吞吐量数据加速的快捷途径。但同时这些高性能的加速应用也对高端FPGA提出了更高的要求,高算力、高带宽的数据传输以及高带宽的     存储器  

片上网络技术已经比较广泛的用于SoC中,并取得了比较好的效果。近年来才慢慢用于FPGA中,Achronix创建了一种可最大限度地提高系统吞吐量的Speedster 7t FPGA芯片,创新地将二维片上网络(2D NoC)运用到了FPGA中,可以在逻辑阵列内的处理单元与各种片上高速     接口       存储   器接口之间高速地传输数据,真正实现了数据密集型应用吞吐量的最大化。有了片上网络的FPGA如虎添翼,带来了传统FPGA所不及的很多优势,势必在各种数据加速应用中发挥巨大的作用。

Speedster 7t FPGA上的二维片上网络(2D NoC)不是由可编程逻辑搭建,而是固化的     ASIC   逻辑实现,固定运行频率为2GHz,每一行或者每一列的NoC都可以作为两个单向256位实现双向的通路,所以每个方向可提供512Gbps的带宽,整个网络总带宽则能达到27Tbps。

 片上网络技术的发展给FPGA带来了什么优势_设计制作_RF/无线

NoC为FPGA提供了以下几项重要优势:大幅提高设计性能,解决一些高性能应用如400G     以太网   的性能瓶颈:通常在数据流经过400G以太网MAC解包以后会是一个超高位宽且需要运行在很高频率的处理,这在传统FPGA逻辑单元里面是无法实现的,而NoC就能解决性能瓶颈。

NoC是在传统可编程逻辑之外额外增加的走线资源,所以在高资源占用设计中可以降低布局     布线   拥塞的风险。NoC包含了异步     时钟   转换,仲裁控制等逻辑,可以去替代传统的逻辑去做高速接口和总线管理等,所以利用NoC可以简化用户设计节省一部分传统资源(LE、F     IF   O和布线等)的使用。NoC部分是ASIC固化逻辑,功耗比传统的FPGA可编程逻辑实现要低很多。

利用NoC可以实现真正的     模块化   设计。传统高端FPGA设计通常是需要一个FPGA工程师团队来完成,每个工程师设计自己模块,在FPGA整个芯片里调试验证自己模块,然后再把各个模块连接成更大的完整设计,这时候会由于资源占用上升,通常需要花很多时间去优化布局甚至去修改设计以达到目标性能。而在Achronix Speedster7t 中可以让模块之间通过NOC互联,再借助对于单个模块功能性能调试完成后固定布局技术,甚至可以达到NoC互联后整体设计不需要额外联调的可能。这样可以大幅减少研发工作量和时间。
(责任编辑:fqj)

10
66
0
41

相关资讯

  1. 1、2018年11月汽车工业经济运行情况3395
  2. 2、2019年存储、云计算、DevOps、人工智能等技术的发展预测3917
  3. 3、工业物联网生态系统必须具备的关键因素2974
  4. 4、为无线传感网构建做出正确的权衡1718
  5. 5、详细介绍DTS的基本原理和构造4523
  6. 6、动力锂电池产业洗牌不可避免安全问题是企业底线4774
  7. 7、简单分析linux的中断处理4532
  8. 8、软件定义存储到底是什么?软件定义存储在国内有什么样的发展605
  9. 9、在应用中如何选择合适的视频分析技术1211
  10. 10、电动机极数的划分2586
全部评论(0)
我也有话说
0
收藏
点赞
顶部